? | CPU |
| - | 全靜態(tài) 8 位 1T 8051 內(nèi)核 CMOS 微控制器 |
| - | 指令集全兼容 MCS-51 |
| - | 4 級優(yōu)先級中斷配置 |
| - | 雙數(shù)據(jù)指針 (DPTRs) |
| | |
? | 工作條件 |
| - | 寬電壓工作范圍 1.8 V 至 5.5 V |
| - | 寬工作頻率最高至 24 MHz |
| - | 工業(yè)級工作溫度 - 40 ℃至 + 105 ℃ |
| |
? | 低功耗特性 |
| - | 正常運行模式典型功耗 80 uA/ MHz |
| - | 低功耗運行模式典型功耗 15 uA |
| - | 低功耗空閑模式功耗不超過 13 uA |
| - | 掉電模式典型功耗小于 1 uA |
| - | 掉電模式下喚醒時間為 10 us (HIRC運行) |
| | |
? | 內(nèi)存 |
| - | 16 K 字節(jié) APROM, 用于使用者代碼 |
| - | 可配置 4K/3K/2K/1K 字節(jié) LDROM, 用于啟動系統(tǒng)程序設(shè)計(ISP)代碼 |
| - | APROM中應(yīng)用編程(IAP)內(nèi)存 128 字節(jié)每頁累加 |
| - | Flash 內(nèi)存 100,000 次擦寫壽命 |
| - | 代碼安全加密 |
| - | 256 字節(jié)片上 RAM |
| - | 額外 1 K字節(jié)片上輔助 RAM (XRAM) ,通過 MOVX 指令訪問 |
| |
? | PDMA |
| - | 三種模式: 外部設(shè)備到內(nèi)存, 內(nèi)存到外部設(shè)備, 和內(nèi)存到內(nèi)存?zhèn)鬏?/td> |
| - | 所有模式下源地址和目標(biāo)地址必須字對齊 |
| - | 內(nèi)存到內(nèi)存模式: 傳輸長度必須字對齊 |
| - | 外部設(shè)備到內(nèi)存和內(nèi)存到外部設(shè)備模式:傳輸數(shù)據(jù)長度可以字節(jié)對齊 |
| - | 外部設(shè)備到內(nèi)存和內(nèi)存到外部設(shè)備模式:傳輸數(shù)據(jù)寬度字節(jié)對齊 |
| | |
? | 時鐘源 |
| - | 24 MHz 高速內(nèi)部振蕩器 (HIRC) ± 1 %精度等級 (25 °C, 3.3 V) 全工作條件范圍下精度 ±5 % 精度等級 |
| - | 38.4 kHz低速內(nèi)部振蕩器 (LIRC) ± 1 %精度等級 (25 °C, 3.3 V) , 全工作條件范圍下精度 ± 10 % 精度等級 |
| - | 外置 4 ~ 24 MHz (HXT)晶振輸入為精密定時操作 |
| - | 外置 32.768 kHz (LXT)晶振輸入 |
| - | 運行中可通過軟件對時鐘源切 |
| - | 可編程系統(tǒng)時鐘分頻器從1/2, 1/4, 1/6, 1/8…, 最高到 1/512 |
| | |
| | |